擴頻時鐘技術分享
擴頻時鐘,全稱Spread Spectrum Clocking。當前PCIE、SATA、SAS、USB3.0等幾乎所有的高速芯片都支持SSC的功能。我們在日常的測試中也會經(jīng)常接觸到SSC,包括在測試高速信號的速率時,我們會發(fā)現(xiàn)信號的比特率并不是穩(wěn)定在一個數(shù)值而是在一個很小的范圍內(nèi)浮動;在一些總線的一致性測試中也有規(guī)范SSC測試的參數(shù)。
所以本篇文章就從為什么要使用SSC技術、SSC技術是什么、SSC對測試高速總線信號的影響和如何使用示波器來對SSC進行分析這幾個方面來進行分享。
No.1
為什么要在高速總線中使用SSC技術
目的就是為了降低EMI輻射,使用頻率變化的時鐘,可以讓信號的頻譜能量被分散在一定頻譜范圍上,峰值能量能減小2-18dB。未加SSC時,信號的能量非常集中,且幅度很大;而加了SSC后,信號能量被分散到一個頻帶范圍以內(nèi),信號能量的整體幅度也有明顯降低,頻率變化范圍越大,EMI抑制量越大,這樣信號的 EMI 輻射發(fā)射就將會得到非常有效的抑制。
圖1 擴頻前后的信號頻譜示意圖
No.2
SSC技術是什么
類似于擴頻通信,擴頻時鐘也是用一個較低的頻率調制系統(tǒng)時鐘,使得窄帶的周期性系統(tǒng)時鐘被有意擴展為寬帶,基頻和諧波所包含的峰值能量顯著降低,在頻域上的表現(xiàn)是產(chǎn)生一個具有邊帶諧波的頻譜。擴頻時鐘一般有如下參數(shù):擴頻類型、擴展率、調制率和調制波形。
擴頻類型:有三種分別是向下擴頻、中心擴頻或向上擴頻,由于中心和向上擴頻都會產(chǎn)生超過系統(tǒng)時鐘的頻率,會對系統(tǒng)造成影響,所以一般向下擴頻用的最為廣泛。
擴展率:是頻率抖動(或擴展)范圍與原CLK頻率(fc)的比值。雖然高擴展率加強了對EMI的衰減程度,但是也可能會超過系統(tǒng)最大額定頻率或低于平均頻率而影響系統(tǒng)性能,一般擴展頻率在0.5%~2.5%之間。
調制率fm:用于確定CLK頻率擴展周期率,在該周期內(nèi)CLK頻率變化Δf 并返回到初始頻率。一般來說頻譜調制速率較低,可以實現(xiàn)頻率平滑調制,減少調制后的時鐘周期的抖動參數(shù)。因此當系統(tǒng)對時鐘周期抖動參數(shù)較敏感時,降低調制速率是一種有效的設計手段。雖然通過減小頻譜調制速率可以降低調制時鐘源的時鐘周期抖動,但是仍然會引入一定的附加的時鐘周期抖動,在有些電路設計中會最終導致系統(tǒng)出錯。
圖2 擴頻類型示意圖
圖3 調制波形示意圖
No.3
SSC對測試高速總線信號的影響
SSC擴頻時鐘其實可以看成是一種人為引入的一種具有確定周期的有界固有抖動,擴頻時鐘其實是會改變信號的傳輸速率的,所以帶有SSC(擴頻時鐘)的串行數(shù)據(jù)的眼圖測量SSC的使用會影響到串行數(shù)據(jù)眼圖的測量效果,因此在進行信號眼圖測量驗證時需要選擇合適的鎖相環(huán)。
如使用一階的FC Golden PLL測量帶有SSC的SATA眼圖,眼圖觸碰到了信號模板,這是由于一階PLL不能跟蹤SSC帶來的頻率變化。采用二階PLL測量眼圖,這使得在有SSC時能測量出有意義的眼圖結果。有些芯片不能關閉SSC功能,那么這時候采用二階PLL的方式仍然能判斷出信號的質量。所以在有SSC時要注意串行數(shù)據(jù)眼圖的PLL設置。
No.4
如何使用示波器來對SSC進行分析
我們已經(jīng)知曉了SSC的一些關鍵參數(shù),下面我將會介紹如何使用力科示波器的各種功能來從原始波形中得到擴頻時鐘的波形。
再對frequency@level做track追蹤,如圖6所示,還可以注意到中心頻率。我們已經(jīng)可以看到他有一個低頻的包絡,這其實就是我們ssc擴頻時鐘信號,我們只要再通過濾波器或者對曲線的平均就可以得到最終的ssc信號,也就是前邊介紹的時間——頻率曲線。
圖7 最終提取出的ssc示意圖
當然也可以使用功能更加強大使用起來更加便捷的Clock Expert選件來進一鍵SSC提取和其他的全面時鐘分析功能,如圖8所示。
圖8 選件Clock Expert界面示意圖